日职联赛-英超多少轮比赛-欧洲杯外围赛-2425德乙联赛赛程|www.tuangou168.com

設為主頁  加入收藏
 
·I2S數字功放IC/內置DSP音頻算法功放芯片  ·馬達驅動IC  ·2.1聲道單芯片D類功放IC  ·內置DC/DC升壓模塊的D類功放IC  ·鋰電充電管理IC/快充IC  ·無線遙控方案  ·直流無刷電機驅動芯片
當前位置:首頁->技術分享
USB2.O設備PCB設計要點
文章來源:嵌入式玩耍者 更新時間:2011/3/17 0:41:00
在線咨詢:
給我發消息
姚紅霞 3003214837
給我發消息
鄢先輝 2850985542
給我發消息
李湘寧 2850985550
13713728695
 

在繪制USB2.O設備接口差分線時,應注意以下幾點要求:

①在元件布局(PCB Layout)時,應將USB2.O芯片放置在離地層最近的信號層,并盡量靠近USB插座,縮短差分線走線距離。

②差分線上不應加磁珠或者電容等濾波措施,否則會嚴重影響差分線的阻抗。

③如果USB2.O接口芯片需串聯端電阻或者D 線接上拉電阻時.務必將這些電阻盡可能的靠近芯片放置。

④將USB2.O差分信號線布在離地層最近的信號層。

⑤在繪制PCB板上其他信號線之前,應完成USB2.0差分線和其他差分線的布線。

⑥保持USB2.O差分線下端地層完整性,如果分割差分線下端的地層,會造成差分線阻抗的不連續性,并會增加外部噪聲對差分線的影響。

⑦在USB2.0差分線的布線過程中,應避免在差分線上放置過孔(via),過孔會造成差分線阻抗失調。如果必須要通過放置過孔才能完成差分線的布線,那么應盡量使用小尺寸的過孔,并保持USB2.0差分線在一個信號層上。

⑧保證差分線的線間距在走線過程中的一致性,使用Cadence繪圖時可以用shove保證,但在使用Protel繪圖時要特別注意。如果在走線過程中差分線的間距發生改變,會造成差分線阻抗的不連續性。

⑨在繪制差分線的過程中,使用45°彎角或圓弧彎角來代替90°彎角,并盡量在差分線周圍的150 mil范圍內不要走其他的信號線,特別是邊沿比較陡峭的數字信號線更加要注意其走線不能影響USB差分線。

⑩差分線要盡量等長,如果兩根線長度相差較大時,可以繪制蛇行線增加短線長度。

 
 
 
    相關產品  
 
 
·藍牙音箱的音頻功放/升壓/充電管
·單節鋰電內置升壓音頻功放IC選型
·HT7179 12V升24V內置
·5V USB輸入、三節鋰電升壓型
·網絡主播聲卡專用耳機放大IC-H
 
M12269 HT366 ACM8629 HT338 

業務洽談:手機:13713728695(微信同號)   QQ:3003207580  EMAIL:panbo@szczkjgs.com   聯系人:潘波

地址:深圳市寶安西鄉航城大道航城創新創業園A5棟307/309

版權所有:深圳市永阜康科技有限公司  備案號:粵ICP備17113496號